時序交錯式ADC克服校正難題 SDR系統動態範圍不打折

作者: Djamel Haddadi
2014 年 10 月 16 日
時序交錯式類比數位轉換器(RF ADC)是軟體定義無線電(SDR)系統的關鍵元件,但極易受到時序變化不匹配誤差的影響,導致系統動態範圍顯著降低,因此半導體業者開發出新的背景校正演算法,以強化ADC運作性能,並提高動態範圍。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

採FPGA協同處理架構 建構高性能DSP系統

2006 年 01 月 27 日

發揮可重複編程特性 FPGA引領車用可視系統設計

2007 年 10 月 25 日

運用無感測器向量控制技術 工業變速馬達能源效驟升

2015 年 05 月 16 日

一次搞懂模組化/單機儀器差異 模組化儀器五大迷思面面觀

2014 年 10 月 30 日

建立平均模型 返馳轉換器漏電感影響全都露

2016 年 03 月 26 日

近距離傳輸不塞車 D2D通訊暢通5G疾行網路

2017 年 07 月 22 日
前一篇
加速數位電源普及 電源製造廠商組AMP聯盟
下一篇
盛群發布具射頻發射功能的微控制器